MÜHENDİSLİK FAKÜLTESİ
ELEKTRİK-ELEKTRONİK MÜHENDİSLİĞİ
Dersin Adı   İLERİ SAYISAL SİSTEMLER (S.D.)
Dönemi Dersin Kodu Teorik Saat / Uygulama Saati AKTS
6 1202633 3 / 0 3
Dersin Düzeyi Lisans
Dersin Dili Türkçe
Dersin Veriliş Biçimi Yüz Yüze
Dersin Koordinatörü Yrd.Doç.Dr. Akif DURDU
Koordinator E-mail durdu.1 selcuk.edu.tr
Öğretim Elemanı
Yardımcı Öğretim Elemanları
Dersin Amacı Yeni nesil sayısal sistemlerin ve donanım tanımlama dillerinden VHDLin öğretilmesi.
Temel Bilimler Mühendislik Bilimleri Sosyal Bilimler Eğitim Bilimleri Sanat Bilimleri Sağlık Bilimleri Tarım Bilimleri
40 60 0 0 0 0 0
DERS YÖNTEM VE TEKNİKLERİ
HAFTA DERS İÇERİĞİ KAYNAK
1 Programlanabilir lojik devreler Ders notu
2 PAL ve türevleri Ders notu
3 FPGAlar Ders Notu
4 Yazılım geliştirme, deneme ve simülasyon ortamları Ders Notu
5 Donanım tanımlama dilleri ve özellikleri, VHDLe genel bakış Ders Notu
6 Kütüphaneler, program bileşenleri, genel kavramlar Ders Notu
7 Değişkenler, sabitler, diziler, yapılar. Ders Notu
8 Karşılaştırma ve döngü deyimleri Ders Notu
9 Karşılaştırma ve döngü deyimleri Ders Notu
10 Ara Sınav
11 Uygulamalı örnekler Ders Notu
12 Mikroprogramlama ve ardışıl lojik gerçekleştirme teknikleri Ders Notu
13 FPGA ile arabirimlerin sürülmesi Ders Notu
14 Gömülü sistemler Ders Notu
15 Yazılım geliştirme ortamları Ders Notu
DEĞERLENDİRME SİSTEMİ   Ara Sınav Final
  Sayı Katkı Payı Sayı Katkı Payı  
Yarıyıl İçi Çalışmaları : - - - -
Devam/Katılım : - - - -
Uygulamalı Sınav : - - - -
Derse Özgü Staj : - - - -
Küçük Sınav : - - - -
Ödev : - - - -
Sunum ve Seminer : - - - -
Projeler : - - - -
Atölye/Laboratuvar Uygulamaları : - - - -
Vaka Çalışmaları : - - - -
Arazi Çalışmaları : - - - -
Klinik Çalışmaları : - - - -
Diğer Çalışmaları : - - - -
Ara Sınav   1 40 - -
Final   - - 1 60
AKTS İŞ YÜKÜ TABLOSU   Sayı Süre
Ders Süresi : 14 3
Sınav Dışı Ders Çalışma Süresi : 10 1
Sunum ve Seminer Hazırlama : 0 0
Derse Özgü Staj : 0 0
Atölye/Laboratuvar Uygulamaları : 0 0
Arazi Çalışmaları : 0 0
Vaka Çalışmaları : 0 0
Projeler : 1 8
Ödev : 4 4
Küçük Sınavlar : 0 0
Ara Sınav : 7 1
Final : 7 1
DERSİN AKTS KREDİSİ 3
No DERS ÖĞRENİM ÇIKTISI KATKISI (*)
D.Ö.Ç. 1 Programlanabilir Lojik Devreler, PLA,PAL,CPLD,FPGA kavramlarını açıklar 3
D.Ö.Ç. 2 FPGA Yazılımgeliştirme, deneme simülasyon ortamlarını analiz eder. 4
D.Ö.Ç. 3 Verilog Programlama dilini öğrenir ve mühendislik problemlerine uygular. 3
D.Ö.Ç. 4 VHDL Programlama dilini öğrenir ve mühendislik problemlerine uygular. 3
D.Ö.Ç. 5 Donanım tanımlama dilleri ve özelliklerini karşılaştırır. 3
D.Ö.Ç. 6 Mikroprogramlama, ardışıl lojik devre tasarımı konularında FPGA ile tasarım yapar. 4
D.Ö.Ç. 7 Bilgisayar ve endüstriyel arabirimlerin FPGA ile kullanımını analiz eder. 4
D.Ö.Ç. 8 Verilog dili kullanarak uygulama yapar simülasyon ve gerçekleme adımlarını analiz eder ve uygular. 4
D.Ö.Ç. 9 VHDL dili kullanarak uygulama yapar simülasyon ve gerçekleme adımlarını analiz eder ve uygular. 4
D.Ö.Ç. 10 Gömülü sistemleri analiz eder. 4
* 1: Zayıf - 2: Orta - 3: İyi - 4: Çok İyi
PROGRAM ÇIKTISI VE DERS ÖĞRENİM ÇIKTISI İLİŞKİ MATRİSİ

DÖÇ1DÖÇ2DÖÇ3DÖÇ4DÖÇ5DÖÇ6DÖÇ7DÖÇ8DÖÇ9DÖÇ10DÖÇ11DÖÇ12DÖÇ13DÖÇ14DÖÇ15DÖÇ16DÖÇ17DÖÇ18DÖÇ19DÖÇ20
PÇ1
PÇ2
PÇ3
PÇ4
PÇ5
PÇ6
PÇ7
PÇ8
PÇ9
PÇ10
PÇ11
PÇ12
PÇ13
PÇ14
PÇ15
PÇ16
PÇ17
PÇ18
PÇ19
PÇ20